<?xml version="1.0"?>
<feed xmlns="http://www.w3.org/2005/Atom" xml:lang="de">
	<id>https://wiki.freesol.de/api.php?action=feedcontributions&amp;feedformat=atom&amp;user=HofeBY</id>
	<title>FreeSol-Wiki - Benutzerbeiträge [de]</title>
	<link rel="self" type="application/atom+xml" href="https://wiki.freesol.de/api.php?action=feedcontributions&amp;feedformat=atom&amp;user=HofeBY"/>
	<link rel="alternate" type="text/html" href="https://wiki.freesol.de/index.php?title=Spezial:Beitr%C3%A4ge/HofeBY"/>
	<updated>2026-05-02T09:44:25Z</updated>
	<subtitle>Benutzerbeiträge</subtitle>
	<generator>MediaWiki 1.43.6</generator>
	<entry>
		<id>https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1144</id>
		<title>Designfehlerbehebung NetIO-Board</title>
		<link rel="alternate" type="text/html" href="https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1144"/>
		<updated>2014-03-16T15:06:04Z</updated>

		<summary type="html">&lt;p&gt;HofeBY: &lt;/p&gt;
&lt;hr /&gt;
&lt;div&gt;&#039;&#039;&#039;Behebung von Designfehlern der AVR NET-IO Schaltung&#039;&#039;&#039;&lt;br /&gt;
&lt;br /&gt;
Bei dem Schaltungsdesign des AVR NET IO Boards kommt es zu weilen zu einer Bootschleife.&lt;br /&gt;
&lt;br /&gt;
Die Fehlerursachen sind in mehreren Quellen zu finden.&lt;br /&gt;
&lt;br /&gt;
Haupsächlich sind diese auf fehlerhafte Siebung unter Nichtbeachtung der Datenbätter zu finden.&lt;br /&gt;
&lt;br /&gt;
Die Angaben (Bauteilbezeichnungen) beziehen sich auf die im AVR NET-IO Schaltplan http://www.pollin.de/shop/downloads/D810058B.PDF]&lt;br /&gt;
&lt;br /&gt;
Kurzanleitung zur Behebung zwingender Updates.&lt;br /&gt;
&lt;br /&gt;
Spannungsversorgung 3V ist nach Regler IC2 führt ungesiebt an IC3=ENC28J60.&lt;br /&gt;
Also Elko 22yF/6,3V zwischen Pin A und GND von IC2 schalten.&lt;br /&gt;
&lt;br /&gt;
IC3=ENC28J60 zwischen folgenden Pin´s je einen Kerko mit 100nF schalten.&lt;br /&gt;
&lt;br /&gt;
2-&amp;gt;28; 19-&amp;gt;21; 20-&amp;gt;22; 11-&amp;gt;15; 25-&amp;gt;18&lt;br /&gt;
&lt;br /&gt;
Hier mal ein Bild, wie ich das auf der Lötseite der Platine gemacht habe.&lt;br /&gt;
&lt;br /&gt;
HIER BITTE BILD EINFÜGEN.&lt;br /&gt;
&lt;br /&gt;
Das wars schon mal mit den zwingenden Updates wegen der Bootschleife.&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Nun sollte es bereits gehen, weitere Berichtigungen sind eher vorsorglich gleich mit zu erledigen.&lt;br /&gt;
&lt;br /&gt;
C6 &amp;amp; C10 hinter IC3=ENC28J60 sollten 100nF anstelle von 10nF sein.&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
Optionale Umbauten:&lt;br /&gt;
Stromverbrauch senken durch Austausch von R3 (220Ohm) gegen 680Ohm.&lt;br /&gt;
&lt;br /&gt;
Der IC1 sollte eine Kühlung verpasst bekommen, oder besser gegen einen Schaltregler Variante auswechseln.&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Quellenangabe:&lt;br /&gt;
&lt;br /&gt;
Datenblatt ENC28J60: [http://ww1.microchip.com/downloads/en/DeviceDoc/39662c.pdf]&lt;br /&gt;
&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 im Pollin Schaltplan nicht vorhandenen Kerko´s.&lt;br /&gt;
&lt;br /&gt;
Im rechten Textblock oberhalb steht folgendes Zitat:&lt;br /&gt;
&lt;br /&gt;
&amp;quot;All power supply pins must be externally connected to&lt;br /&gt;
the same power source. Similarly, all ground references&lt;br /&gt;
must be externally connected to the same&lt;br /&gt;
ground node. Each VDD and VSS pin pair should have&lt;br /&gt;
a 0.1 μF ceramic bypass capacitor (not shown in the&lt;br /&gt;
schematic) placed as close to the pins as possible.&amp;quot;&lt;br /&gt;
&lt;br /&gt;
Übersetzt heißt das, das &#039;&#039;&#039;ALLE&#039;&#039;&#039; Spannungsversorgungs PIN´s gegen Ihre GND Anschlüsse mit 100nF Kerko´s zu bestücken sind.&lt;br /&gt;
Auch wenn diese in der Zeichnung unterhalb fehlen. Ist gemein, ich weiß.&lt;br /&gt;
Das gilt somit auch für folgende Pin´s Bezeichnung :&lt;br /&gt;
&lt;br /&gt;
2  VSS -&amp;gt; 28 VDD&lt;br /&gt;
&lt;br /&gt;
11 VSSRX -&amp;gt; 19 VDDRX&lt;br /&gt;
&lt;br /&gt;
21 VSSPLL-&amp;gt; 20 VDDPLL&lt;br /&gt;
&lt;br /&gt;
22 VSSOSC-&amp;gt; 25 VDDOSC&lt;br /&gt;
&lt;br /&gt;
18 VSSTX -&amp;gt; 15 VDDTX&lt;br /&gt;
&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 die im Pollin Schaltplan als C6/C10 bezeichneten Kerko´s.&lt;/div&gt;</summary>
		<author><name>HofeBY</name></author>
	</entry>
	<entry>
		<id>https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1143</id>
		<title>Designfehlerbehebung NetIO-Board</title>
		<link rel="alternate" type="text/html" href="https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1143"/>
		<updated>2014-03-16T15:03:02Z</updated>

		<summary type="html">&lt;p&gt;HofeBY: &lt;/p&gt;
&lt;hr /&gt;
&lt;div&gt;&#039;&#039;&#039;Behebung von Designfehlern der AVR NET-IO Schaltung&#039;&#039;&#039;&lt;br /&gt;
&lt;br /&gt;
Bei dem Schaltungsdesign des AVR NET IO Boards kommt es zu weilen zu einer Bootschleife.&lt;br /&gt;
&lt;br /&gt;
Die Fehlerursachen sind in mehreren Quellen zu finden.&lt;br /&gt;
&lt;br /&gt;
Haupsächlich sind diese auf fehlerhafte Siebung unter Nichtbeachtung der Datenbätter zu finden.&lt;br /&gt;
&lt;br /&gt;
Die Angaben (Bauteilbezeichnungen) beziehen sich auf die im AVR NET-IO Schaltplan http://www.pollin.de/shop/downloads/D810058B.PDF]&lt;br /&gt;
&lt;br /&gt;
Kurzanleitung zur Behebung zwingender Updates.&lt;br /&gt;
&lt;br /&gt;
Spannungsversorgung 3V ist nach Regler IC2 führt ungesiebt an IC3=ENC28J60.&lt;br /&gt;
Also Elko 22yF/6,3V zwischen Pin A und GND von IC2 schalten.&lt;br /&gt;
&lt;br /&gt;
IC3=ENC28J60 zwischen folgenden Pin´s je einen Kerko mit 100nF schalten.&lt;br /&gt;
&lt;br /&gt;
2-&amp;gt;28; 19-&amp;gt;21; 20-&amp;gt;22; 11-&amp;gt;15; 25-&amp;gt;18&lt;br /&gt;
&lt;br /&gt;
Hier mal ein Bild, wie ich das auf der Lötseite der Platine gemacht habe.&lt;br /&gt;
&lt;br /&gt;
HIER BITTE BILD EINFÜGEN.&lt;br /&gt;
&lt;br /&gt;
Das wars schon mal mit den zwingenden Updates wegen der Bootschleife.&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Nun sollte es bereits gehen, weitere Berichtigungen sind eher vorsorglich gleich mit zu erledigen.&lt;br /&gt;
&lt;br /&gt;
C6 &amp;amp; C10 hinter IC3=ENC28J60 sollten 100nF anstelle von 10nF sein.&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
Optionale Umbauten:&lt;br /&gt;
Stromverbrauch senken durch Austausch von R3 (220Ohm) gegen 680Ohm.&lt;br /&gt;
&lt;br /&gt;
Der IC1 sollte eine Kühlung verpasst bekommen, oder besser gegen einen Schaltregler Variante auswechseln.&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Quellenangabe:&lt;br /&gt;
&lt;br /&gt;
Datenblatt ENC28J60: [http://ww1.microchip.com/downloads/en/DeviceDoc/39662c.pdf]&lt;br /&gt;
&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 im Pollin Schaltplan nicht vorhandenen Kerko´s.&lt;br /&gt;
&lt;br /&gt;
Im rechten Textblock oberhalb steht folgendes Zitat:&lt;br /&gt;
&lt;br /&gt;
&amp;quot;All power supply pins must be externally connected to&lt;br /&gt;
the same power source. Similarly, all ground references&lt;br /&gt;
must be externally connected to the same&lt;br /&gt;
ground node. Each VDD and VSS pin pair should have&lt;br /&gt;
a 0.1 μF ceramic bypass capacitor (not shown in the&lt;br /&gt;
schematic) placed as close to the pins as possible.&amp;quot;&lt;br /&gt;
&lt;br /&gt;
Übersetzt heißt das, das &#039;&#039;&#039;ALLE&#039;&#039;&#039; Spannungsversorgungs PIN´s gegen Ihre GND Anschlüsse mit 100nF Kerko´s zu bestücken sind.&lt;br /&gt;
Auch wenn diese in der Zeichnung unterhalb fehlen. Ist gemein, ich weiß.&lt;br /&gt;
Das gilt somit auch für folgende Pin´s Bezeichnung :&lt;br /&gt;
&lt;br /&gt;
2  VSS -&amp;gt; 28 VDD&lt;br /&gt;
&lt;br /&gt;
11 VSSRX -&amp;gt; 19 VDDRX&lt;br /&gt;
&lt;br /&gt;
21 VSSPLL-&amp;gt; 20 VDDPLL&lt;br /&gt;
&lt;br /&gt;
22 VSSOSC-&amp;gt; 25 VDDOSC&lt;br /&gt;
&lt;br /&gt;
18 VSSTX -&amp;gt; 15 VDDTX&lt;br /&gt;
&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 die im Pollin Schaltplan als C6/C10 bezeichneten Kerko´s.&lt;br /&gt;
&lt;br /&gt;
Datenblatt ATMega1284P: [http://www.atmel.com/images/doc8059.pdf] &lt;br /&gt;
&lt;br /&gt;
100nF Kerko siehe Seite 250 Bild Figure 21-9: Pin AVCC gegen GND.&lt;br /&gt;
&lt;br /&gt;
Stabilisierung Analog Reverenzspannungsversorgung&lt;/div&gt;</summary>
		<author><name>HofeBY</name></author>
	</entry>
	<entry>
		<id>https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1142</id>
		<title>Designfehlerbehebung NetIO-Board</title>
		<link rel="alternate" type="text/html" href="https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1142"/>
		<updated>2014-03-16T14:29:16Z</updated>

		<summary type="html">&lt;p&gt;HofeBY: &lt;/p&gt;
&lt;hr /&gt;
&lt;div&gt;&#039;&#039;&#039;Behebung von Designfehlern der AVR NET-IO Schaltung&#039;&#039;&#039;&lt;br /&gt;
&lt;br /&gt;
Bei dem Schaltungsdesign des AVR NET IO Boards kommt es zu weilen zu einer Bootschleife.&lt;br /&gt;
&lt;br /&gt;
Die Fehlerursachen sind in mehreren Quellen zu finden.&lt;br /&gt;
&lt;br /&gt;
Haupsächlich sind diese auf fehlerhafte Siebung unter Nichtbeachtung der Datenbätter zu finden.&lt;br /&gt;
&lt;br /&gt;
Die Angaben (Bauteilbezeichnungen) beziehen sich auf die im AVR NET-IO Schaltplan http://www.pollin.de/shop/downloads/D810058B.PDF]&lt;br /&gt;
&lt;br /&gt;
Kurzanleitung zur Behebung zwingender Updates.&lt;br /&gt;
&lt;br /&gt;
Spannungsversorgung 3V ist nach Regler IC2 führt ungesiebt an IC3=ENC28J60.&lt;br /&gt;
Also Elko 22yF/6,3V zwischen Pin A und GND von IC2 schalten.&lt;br /&gt;
&lt;br /&gt;
IC3=ENC28J60 zwischen folgenden Pin´s je einen Kerko mit 100nF schalten.&lt;br /&gt;
&lt;br /&gt;
2-&amp;gt;28; 19-&amp;gt;21; 20-&amp;gt;22; 11-&amp;gt;15; 25-&amp;gt;18&lt;br /&gt;
&lt;br /&gt;
Hier mal ein Bild, wie ich das auf der Lötseite der Platine gemacht habe.&lt;br /&gt;
&lt;br /&gt;
HIER BITTE BILD EINFÜGEN.&lt;br /&gt;
&lt;br /&gt;
Das wars schon mal mit den zwingenden Updates wegen der Bootschleife.&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Nun sollte es bereits gehen, weitere Berichtigungen sind eher vorsorglich gleich mit zu erledigen.&lt;br /&gt;
&lt;br /&gt;
C6 &amp;amp; C10 hinter IC3=ENC28J60 sollten 100nF anstelle von 10nF sein.&lt;br /&gt;
&lt;br /&gt;
IC5 ATMega_32/644/1284P Kerko 100nF zwischen Pin 30-&amp;gt;31&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
Optionale Umbauten:&lt;br /&gt;
Stromverbrauch senken durch Austausch von R3 (220Ohm) gegen 680Ohm.&lt;br /&gt;
&lt;br /&gt;
Der IC1 sollte eine Kühlung verpasst bekommen, oder besser gegen einen Schaltregler Variante auswechseln.&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Quellenangabe:&lt;br /&gt;
&lt;br /&gt;
Datenblatt ENC28J60: [http://ww1.microchip.com/downloads/en/DeviceDoc/39662c.pdf]&lt;br /&gt;
&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 im Pollin Schaltplan nicht vorhandenen Kerko´s.&lt;br /&gt;
&lt;br /&gt;
Im rechten Textblock oberhalb steht folgendes Zitat:&lt;br /&gt;
&lt;br /&gt;
&amp;quot;All power supply pins must be externally connected to&lt;br /&gt;
the same power source. Similarly, all ground references&lt;br /&gt;
must be externally connected to the same&lt;br /&gt;
ground node. Each VDD and VSS pin pair should have&lt;br /&gt;
a 0.1 μF ceramic bypass capacitor (not shown in the&lt;br /&gt;
schematic) placed as close to the pins as possible.&amp;quot;&lt;br /&gt;
&lt;br /&gt;
Übersetzt heißt das, das &#039;&#039;&#039;ALLE&#039;&#039;&#039; Spannungsversorgungs PIN´s gegen Ihre GND Anschlüsse mit 100nF Kerko´s zu bestücken sind.&lt;br /&gt;
Auch wenn diese in der Zeichnung unterhalb fehlen. Ist gemein, ich weiß.&lt;br /&gt;
Das gilt somit auch für folgende Pin´s Bezeichnung :&lt;br /&gt;
&lt;br /&gt;
2  VSS -&amp;gt; 28 VDD&lt;br /&gt;
&lt;br /&gt;
11 VSSRX -&amp;gt; 19 VDDRX&lt;br /&gt;
&lt;br /&gt;
21 VSSPLL-&amp;gt; 20 VDDPLL&lt;br /&gt;
&lt;br /&gt;
22 VSSOSC-&amp;gt; 25 VDDOSC&lt;br /&gt;
&lt;br /&gt;
18 VSSTX -&amp;gt; 15 VDDTX&lt;br /&gt;
&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 die im Pollin Schaltplan als C6/C10 bezeichneten Kerko´s.&lt;br /&gt;
&lt;br /&gt;
Datenblatt ATMega1284P: [http://www.atmel.com/images/doc8059.pdf] &lt;br /&gt;
&lt;br /&gt;
100nF Kerko siehe Seite 250 Bild Figure 21-9: Pin AVCC gegen GND.&lt;br /&gt;
&lt;br /&gt;
Stabilisierung Analog Reverenzspannungsversorgung&lt;/div&gt;</summary>
		<author><name>HofeBY</name></author>
	</entry>
	<entry>
		<id>https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1141</id>
		<title>Designfehlerbehebung NetIO-Board</title>
		<link rel="alternate" type="text/html" href="https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1141"/>
		<updated>2014-03-16T13:46:17Z</updated>

		<summary type="html">&lt;p&gt;HofeBY: &lt;/p&gt;
&lt;hr /&gt;
&lt;div&gt;&#039;&#039;&#039;Behebung von Designfehlern der AVR NET-IO Schaltung&#039;&#039;&#039;&lt;br /&gt;
&lt;br /&gt;
Bei dem Schaltungsdesign des AVR NET IO Boards kommt es zu weilen zu einer Bootschleife.&lt;br /&gt;
Die Fehlerursachen sind in mehreren Quellen zu finden.&lt;br /&gt;
Haupsächlich sind diese auf fehlerhafte Siebung unter Nichtbeachtung der Datenbätter zu finden.&lt;br /&gt;
&lt;br /&gt;
Die Angaben (Bauteilbezeichnungen) beziehen sich auf die im AVR NET-IO Schaltplan http://www.pollin.de/shop/downloads/D810058B.PDF] verwendeten.&lt;br /&gt;
&lt;br /&gt;
Kurzanleitung zur Behebung zwingender Updates.&lt;br /&gt;
&lt;br /&gt;
Spannungsversorgung 3V ist nach Regler IC2 führt ungesiebt an IC3=ENC28J60.&lt;br /&gt;
Also Elko 22yF/6,3V zwischen Pin A und GND von IC2 schalten.&lt;br /&gt;
&lt;br /&gt;
IC3=ENC28J60 zwischen folgenden Pin´s je einen Kerko mit 100nF schalten.&lt;br /&gt;
&lt;br /&gt;
2-&amp;gt;28; 19-&amp;gt;21; 20-&amp;gt;22; 11-&amp;gt;15; 25-&amp;gt;18&lt;br /&gt;
&lt;br /&gt;
Hier mal ein Bild, wie ich das auf der Lötseite der Platine gemacht habe.&lt;br /&gt;
&lt;br /&gt;
HIER BITTE BILD EINFÜGEN.&lt;br /&gt;
&lt;br /&gt;
Das wars schon mal mit den zwingenden Updates wegen der Bootschleife.&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Nun sollte es bereits gehen, weitere Berichtigungen sind eher vorsorglich gleich mit zu erledigen.&lt;br /&gt;
&lt;br /&gt;
C6 &amp;amp; C10 hinter IC3=ENC28J60 sollten 100nF anstelle von 10nF sein.&lt;br /&gt;
&lt;br /&gt;
IC5 ATMega_32/644/1284P Kerko 100nF zwischen Pin 30-&amp;gt;31&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
Optionale Umbauten:&lt;br /&gt;
Stromverbrauch senken durch Austausch von R3 (220Ohm) gegen 680Ohm.&lt;br /&gt;
&lt;br /&gt;
Der IC1 sollte eine Kühlung verpasst bekommen, oder besser gegen einen Schaltregler Variante auswechseln.&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Quellenangabe:&lt;br /&gt;
&lt;br /&gt;
Datenblatt ENC28J60: [http://ww1.microchip.com/downloads/en/DeviceDoc/39662c.pdf]&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 im Pollin Schaltplan nicht vorhandenen Kerko´s.&lt;br /&gt;
Im rechen Textblock oberhalb steht folgendes Zitat:&lt;br /&gt;
&lt;br /&gt;
&amp;quot;All power supply pins must be externally connected to&lt;br /&gt;
the same power source. Similarly, all ground references&lt;br /&gt;
must be externally connected to the same&lt;br /&gt;
ground node. Each VDD and VSS pin pair should have&lt;br /&gt;
a 0.1 μF ceramic bypass capacitor (not shown in the&lt;br /&gt;
schematic) placed as close to the pins as possible.&amp;quot;&lt;br /&gt;
&lt;br /&gt;
Übersetzt heißt das, das &#039;&#039;&#039;ALLE&#039;&#039;&#039; Spannungsversorgungs PIN´s gegen Ihre GND Anschlüsse mit 100nF Kerko´s zu bestücken sind.&lt;br /&gt;
Auch wenn diese in der Zeichnung unterhalb fehlen. Ist gemein, ich weiß.&lt;br /&gt;
Das gilt somit auch für folgende Pin´s Bezeichnung :&lt;br /&gt;
&lt;br /&gt;
2  VSS -&amp;gt; 28 VDD&lt;br /&gt;
11 VSSRX -&amp;gt; 19 VDDRX&lt;br /&gt;
21 VSSPLL-&amp;gt; 20 VDDPLL&lt;br /&gt;
22 VSSOSC-&amp;gt; 25 VDDOSC&lt;br /&gt;
18 VSSTX -&amp;gt; 15 VDDTX&lt;br /&gt;
&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 die im Pollin Schaltplan als C6/C10 bezeichneten Kerko´s.&lt;br /&gt;
&lt;br /&gt;
Datenblatt ATMega1284P: [http://www.atmel.com/images/doc8059.pdf] &lt;br /&gt;
100nF Kerko siehe Seite 250 Bild Figure 21-9: Pin AVCC gegen GND.&lt;br /&gt;
Stabilisierung Analog Reverenzspannungsversorgung&lt;/div&gt;</summary>
		<author><name>HofeBY</name></author>
	</entry>
	<entry>
		<id>https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1140</id>
		<title>Designfehlerbehebung NetIO-Board</title>
		<link rel="alternate" type="text/html" href="https://wiki.freesol.de/index.php?title=Designfehlerbehebung_NetIO-Board&amp;diff=1140"/>
		<updated>2014-03-16T13:31:00Z</updated>

		<summary type="html">&lt;p&gt;HofeBY: /* Das ist eine Überschrift */&lt;/p&gt;
&lt;hr /&gt;
&lt;div&gt;(von HofeBY mit Inhalt zu füllen)&lt;br /&gt;
&lt;br /&gt;
&#039;&#039;&#039;Behebung von Designfehlern der AVR NET-IO Schaltung&#039;&#039;&#039;&lt;br /&gt;
&lt;br /&gt;
Bei dem Schaltungsdesign des AVR NET IO Boards kommt es zu weilen zu einer Bootschleife.&lt;br /&gt;
Die Fehlerursachen sind in mehreren Quellen zu finden.&lt;br /&gt;
Haupsächlich sind diese auf fehlerhafte Siebung unter Nichtbeachtung der Datenbätter zu finden.&lt;br /&gt;
&lt;br /&gt;
Die Angaben (Bauteilbezeichnungen) beziehen sich auf die im AVR NET-IO Schaltplanhttp://www.pollin.de/shop/downloads/D810058B.PDF] verwendeten.&lt;br /&gt;
&lt;br /&gt;
Kurzanleitung zur Behebung zwingender Updates.&lt;br /&gt;
&lt;br /&gt;
Spannungsversorgung 3V ist nach Regler IC2 führt ungesiebt an IC3=ENC28J60.&lt;br /&gt;
Also Elko 22yF/6,3V zwischen Pin A und GND von IC2 schalten.&lt;br /&gt;
&lt;br /&gt;
IC3=ENC28J60 zwischen folgenden Pin´s je einen Kerko mit 100nF schalten.&lt;br /&gt;
2-&amp;gt;28; 19-&amp;gt;21; 20-&amp;gt;22; 11-&amp;gt;15; 25-&amp;gt;18&lt;br /&gt;
Hier mal ein Bild, wie ich das auf der Lötseite der Platine gemacht habe.&lt;br /&gt;
HIER BITTE BILD EINFÜGEN.&lt;br /&gt;
&lt;br /&gt;
Das wars schon mal mit den zwingenden Updates wegen der Bootschleife.&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Nun sollte es bereits gehen, weitere Berichtigungen sind eher vorsorglich gleich mit zu erledigen.&lt;br /&gt;
&lt;br /&gt;
C6 &amp;amp; C10 hinter IC3=ENC28J60 sollten 100nF anstelle von 10nF sein. siehe Schaltplan Seite x&lt;br /&gt;
&lt;br /&gt;
IC5 ATMega_32/644/1284P Kerko 100nF zwischen Pin 30-&amp;gt;31&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
Optionale Umbauten:&lt;br /&gt;
Stromverbrauch senken durch Austausch von R3 (220Ohm) gegen 680Ohm.&lt;br /&gt;
&lt;br /&gt;
Der IC1 sollte eine Kühlung verpasst bekommen, oder besser gegen einen Schaltregler Variante auswechseln.&lt;br /&gt;
&lt;br /&gt;
&lt;br /&gt;
----&lt;br /&gt;
&lt;br /&gt;
Quellenangabe:&lt;br /&gt;
&lt;br /&gt;
Datenblatt ENC28J60: [http://ww1.microchip.com/downloads/en/DeviceDoc/39662c.pdf]&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 im Pollin Schaltplan nicht vorhandenen Kerko´s.&lt;br /&gt;
Im rechen Textblock oberhalb steht folgendes Zitat:&lt;br /&gt;
&lt;br /&gt;
&amp;quot;All power supply pins must be externally connected to&lt;br /&gt;
the same power source. Similarly, all ground references&lt;br /&gt;
must be externally connected to the same&lt;br /&gt;
ground node. Each VDD and VSS pin pair should have&lt;br /&gt;
a 0.1 μF ceramic bypass capacitor (not shown in the&lt;br /&gt;
schematic) placed as close to the pins as possible.&amp;quot;&lt;br /&gt;
&lt;br /&gt;
Übersetzt heißt das, das &#039;&#039;&#039;ALLE&#039;&#039;&#039; Spannungsversorgungs PIN´s gegen Ihre GND Anschlüsse mit 100nF Kerko´s zu bestücken sind.&lt;br /&gt;
Auch wenn diese in der Zeichnung unterhalb fehlen. Ist gemein, ich weiß.&lt;br /&gt;
Das gilt somit auch für folgende Pin´s Bezeichnung :&lt;br /&gt;
2  VSS -&amp;gt; 28 VDD&lt;br /&gt;
11 VSSRX -&amp;gt; 19 VDDRX&lt;br /&gt;
21 VSSPLL-&amp;gt; 20 VDDPLL&lt;br /&gt;
22 VSSOSC-&amp;gt; 25 VDDOSC&lt;br /&gt;
18 VSSTX -&amp;gt; 15 VDDTX&lt;br /&gt;
&lt;br /&gt;
siehe Seite 9 Bild Figure 2-4 die im Pollin Schaltplan als C6/C10 bezeichneten Kerko´s.&lt;br /&gt;
&lt;br /&gt;
Datenblatt ATMega1284P: [http://www.atmel.com/images/doc8059.pdf] &lt;br /&gt;
100nF Kerko siehe Seite 250 Bild Figure 21-9: Pin AVCC gegen GND.&lt;br /&gt;
Stabilisierung Analog Reverenzspannungsversorgung&lt;/div&gt;</summary>
		<author><name>HofeBY</name></author>
	</entry>
</feed>